IC技术圈
致力于建立知识、人的联系
成员列表
期刊
专栏
活动
招聘内推
知识付费
开源项目
搜索
RSS订阅
视频
EDA在线
IC问答
成员出版图书
书单
CEF102
首页
成员列表
期刊
专栏
活动
招聘内推
知识付费
开源项目
搜索
RSS订阅
视频
EDA在线
IC问答
成员出版图书
书单
CEF102
IC技术圈期刊 文章分类
类别:
FPGA(364)
前端(228)
验证(168)
后端(128)
嵌入式(9)
自动化(21)
模拟(23)
求职就业(163)
管理(11)
软件(26)
按月份
时钟切换中的glitch
#前端
#时钟切换
#glitch
数字IC小站
glitch-free clock switching circuit
#FPGA 无毛刺时钟切换
根究FPGA
门控时钟_Clock Gating
#前端
#门控时钟
#Clock Gating
#功耗
本次简要讨论数字IP/IC设计中非常成熟的降功耗技术。
数字IC前端设计学习交流
从时钟结构上解决multi clock之间的balance矛盾
#前端
#CTS
#时钟
#结构
给出了时钟结构设计的一个小方法,能够避免在CTS阶段多时钟之间的balance矛盾,消除CTS-1902警告,有利于减小clock skew,从而加快时序收敛。
IC小迷弟
CDC(一) 总线全握手跨时钟域处理
#前端
#前端
#CDC跨时钟域
本文以一个总线全握手跨时钟域处理为例解析,单bit和多bit跨时钟处理。这里需要注意是多bit含义比较广泛和总线不是一个概念,如果多个bit之间互相没有任何关系,其实,也就是位宽大于1的单bit跨时钟处理问题,如果多个bit之间有关系,作为一个整体,那么我们就叫做总线。因此,大家常说的“多bit跨时钟处理”也就是总线跨时钟处理。
FPGA自习室
CDC(二) 单bit 脉冲跨时钟域处理
#前端
#CDC跨时钟域
在设计脉冲同步器电路时有一个易错点,就是少了图中的红色椭圆的D触发器,这会可能导致脉冲同步器同步失败。这是因为脉冲展宽后信号是组合逻辑直接进行了单bit同步器(s2d sync)跨时钟域处理,而组合逻辑输出是有毛刺的,这样单bit同步器可能会采到毛刺导致多采现象。
FPGA自习室
跨时钟域的方法--MCP方式个人理解
#前端
#跨时钟域
#SoC设计
跨时钟域传输的方式
数字IC小站
ARM Cortex-A7时钟树综合实战分析
#后端
#时钟树综合
#后端实战
吾爱IC社区是一个专业技术交流和分享数字IC设计与实现技术与经验的高端技术交流社区,目前社区高端已经拥有近1500位高级会员。
吾爱IC社区
时钟门控clock gating
#前端
#低功耗设计
#时钟门控
时钟是同步数字系统中的周期性同步信号,约占整个系统总功耗的40%。 芯片的中的功耗主要分为两部分:静态功耗(Static Power)和动态功耗(Dynamic Power)。所谓动态功耗,主要是由于信号的翻转从而导致器件内部的寄生RC充放电引起的
FPGA自习室
FPGA时钟篇(三) MRCC和SRCC的区别
#FPGA
#xilinx
#时钟
7系列的MRCC和SRCC的有何不同?
傅里叶的猫
FPGA原型验证-时钟门控的替换
#FPGA
#FPGA原型验证
#时钟门控的替换
FPGA原型验证-时钟门控的替换
全栈芯片工程师
数字IC后端实现 | 时钟树综合项目案例
#后端
#时钟树综合
#后端实战
时钟树综合项目案例
吾爱IC社区
数字IC后端实现经典问题 | 社区一周精华问题精选
#后端
#数字IC后端
#Low Power
#时钟balance
数字IC后端实现经典问题 | 社区一周精华问题精选
吾爱IC社区
Clock Skew和Clock Tree长度太大怎么破?
#后端
#时钟树综合
#后端实战
#Clock Tree
#Clock Skew
clock tree长度太长,clock tree做不平,怎么办?
吾爱IC社区
源码系列:基于FPGA实时时钟的设计(附源工程)
#FPGA
#实时时钟
#源码分享
#DS1302芯片
#架构设计
本次设计采用了美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路 DS1302,它可以对年、月、日、周、时、分、秒进行计时,具有闰年补偿功能,工作电压为2.5V~5.5V。采用三线接口与CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号或RAM数据。
FPGA技术江湖
源码系列:基于FPGA数字时钟的设计(附源工程)
#FPGA
#Top-down设计思想
#数字时钟
#实操训练
本次设计没有用按键控制数字时钟的秒,采取"Top to down"设计思想,分模块设计。大家可以自己做拓展设计再使用一个按键控制数字时钟的,然后用第三个按键来控制数字时钟的运行。
FPGA技术江湖
你不能不知道的数字IC后端设计实现五大经典案例
#后端
#数字IC后端
#时钟树综合
#项目案例
吾爱IC社区
原来时钟树综合还可以这么做(数字后端实现之时钟树经典案例)
#后端
#数字IC后端
#时钟树综合
#项目案例
吾爱IC社区
为什么格雷码可以辅助解决多bit跨时钟域的问题?读完这篇文章,你就会进一步了解事情的本质
#前端
#时钟域
格雷码是一种反射二进制码编码方式,它两个连续的值只相差一位(二进制数字)。它属于一种被称为最小变化码的代码,在这种代码中,相邻的两个码字中只有一个比特发生变化。这是一个未加权的代码,这意味着没有为位置分配特定的权重。
无界逻辑